首页 > 其他 > 详细

verilog循环结构

时间:2015-11-04 17:17:55      阅读:240      评论:0      收藏:0      [点我收藏+]
1. alwaysposedge CLOCK) 
2.       case(i) 
3.    
4.           0: 
5.           if(C1 == 8begin C1 <= 4’d0; i <= i + 1’b1; end 
6.           else begin reg1 <= reg1 + 1’b1; C1 <= C1 + 1’b1; end 
7.    
8.       endcase 
9.                 

10. alwaysposedge CLOCK) 11. case(i) 12. 13. 0,1,2,3,4,5,6,7: 14. begin 15. reg1 <= reg1 + 1’b1; 16. if( C1 == 8 -1 ) begin C1 <= 4’d0; i <= i + 1’b1; end 17. else C1 <= C1 + 1’b1; 18. end 19. 20. endcase

 

2. for循环

for(i = 0; i < N; i = i + 1)

verilog循环结构

原文:http://www.cnblogs.com/shaogang/p/4936292.html

(0)
(0)
   
举报
评论 一句话评论(0
关于我们 - 联系我们 - 留言反馈 - 联系我们:wmxa8@hotmail.com
© 2014 bubuko.com 版权所有
打开技术之扣,分享程序人生!