首页 > 其他 > 详细

USB小白学习之路(9) CY7C68013A Slave FIFO模式下与FPGA通信

时间:2017-12-31 20:22:47      阅读:565      评论:0      收藏:0      [点我收藏+]

CY7C68013A Slave FIFO模式下与FPGA通信

CY7C68013A的时钟是由FPGA提供的24MHz,RESET引脚也是由FPGA控制。

1、开始时没有给FPGA烧录程序,将CY7C68013A接到PC上,安装驱动后,是检测不到device的,经查找,原因有两个:

  ①没有时钟,这种情况下需要先让FPGA跑起来,为CY7C68013A提供时钟

  ②复位引脚没有控制,因为CY7C68013A的复位时低有效,如果FPGA的引脚不控制,就会使得此引脚电平不固定,CY7C68013A处于复位状态,PC检测不到。

2、

USB小白学习之路(9) CY7C68013A Slave FIFO模式下与FPGA通信

原文:https://www.cnblogs.com/kybyano/p/8158292.html

(0)
(0)
   
举报
评论 一句话评论(0
关于我们 - 联系我们 - 留言反馈 - 联系我们:wmxa8@hotmail.com
© 2014 bubuko.com 版权所有
打开技术之扣,分享程序人生!