首页 > 其他 > 详细

信号完整性之差分对设计4(差分对约束)

时间:2014-08-14 16:51:53      阅读:367      评论:0      收藏:0      [点我收藏+]

建立差分对约束:

(1)设置差分对约束,从SigXplorer PCB SI GXL打开diff_sim.top拓扑。

bubuko.com,布布扣

(2)执行Setup-Constraints,弹出Set Topology Constraints对话框

bubuko.com,布布扣

(3)选择Diff Pair标签页,设置如图:

bubuko.com,布布扣

(4)单击OK,关闭对话框,File->Save,保存拓扑,File->Exit。

(5)应用差分对拓扑,打开Allegro Constraint Manager窗口,执行File-Import-Electrical CSets,弹出对话框,双击diff_sim.top。

bubuko.com,布布扣

(6)在Allegro Constraint Manager窗口双击Electrical Constraint Set-All Constraints的表格符号,可以查看所有约束。

bubuko.com,布布扣

(7)双击Net-Routing-Differential Pair前的表格符号

bubuko.com,布布扣

(8)右击DPLOOPIN后面的Referenced Electrical CSet表格,在弹出的菜单中选择Change,弹出Electrical CSet References,下拉中选择DIFF_SIM。

bubuko.com,布布扣

(9)单击OK,关闭Electrical CSet References对话框,单击Close,关闭Electrical Cset Apply Information窗口。

(10)File->Save as,保存为PCI5.brd。

信号完整性之差分对设计4(差分对约束),布布扣,bubuko.com

信号完整性之差分对设计4(差分对约束)

原文:http://blog.csdn.net/wu20093346/article/details/38526997

(0)
(0)
   
举报
评论 一句话评论(0
关于我们 - 联系我们 - 留言反馈 - 联系我们:wmxa8@hotmail.com
© 2014 bubuko.com 版权所有
打开技术之扣,分享程序人生!