首页 > 其他 > 详细

差分时钟模块

时间:2019-07-28 19:47:19      阅读:93      评论:0      收藏:0      [点我收藏+]

//产生200MHz差分时钟:

//写法一:

module sim_top;
reg clk;
initial
begin
  clk <= 1‘b0;
end
always #5 clk=~clk;
system system(
  .clk_in1_p(clk),
  .clk_in1_n(~clk)
  );
endmodule

 

//写法二:

module sim_top(

);

reg clk_in1_p;

wire clk_in1_n;

assign clk_in1_n = ~clk_in1_p;

initial clk_in1_p = 0;

always #5 clk_in1_p <= ~clk_in1_p;

system system(
  .clk_in1_p(clk_in1_p),
  .clk_in1_n(clk_in1_n) 
  ); 
endmodule

  

 

差分时钟模块

原文:https://www.cnblogs.com/achangchang/p/11260265.html

(0)
(0)
   
举报
评论 一句话评论(0
关于我们 - 联系我们 - 留言反馈 - 联系我们:wmxa8@hotmail.com
© 2014 bubuko.com 版权所有
打开技术之扣,分享程序人生!