首页 > 其他 > 详细

S3C2440内存控制器详解

时间:2019-11-17 22:25:56      阅读:125      评论:0      收藏:0      [点我收藏+]

S3C2440A Memory Map after Reset

S3C2440的内存空间划分为不同的块,当CPU向内存控制器发出地址,内存控制器根据地址范围,发出对应片选信号到片选引脚,实现对不同设备的控制。

技术分享图片

? ?

BANK0 BUS WIDTH

The data bus of BANK0 (nGCS0) should be configured with a width as one of 16-bit and 32-bit ones. Because the BANK0 works as the booting ROM bank (map to 0x0000_0000), the bus width of BANK0 should be determined before the first ROM access, which will depend on the logic level of OM[1:0] at Reset.

? ?

技术分享图片

? ?

? ?

MEMORY (SROM/SDRAM) ADDRESS PIN CONNECTIONS

技术分享图片

? ?

Memory Interface with 8-bit ROM

技术分享图片

? ?

Memory Interface with 8-bit ROM x 2

技术分享图片

? ?

Memory Interface with 8-bit ROM x 4

技术分享图片

? ?

Memory Interface with 16-bit ROM

技术分享图片

? ?

Memory Interface with 16-bit SRAM x 2

技术分享图片

? ?

分析:

以《Memory Interface with 16-bit ROM》为例:

CPU是按字节寻址的;位宽为16的ROM是按半字寻址的(半字等于两个字节);

A0连接CPU的哪根地址线,是由存储芯片的数据位宽决定的。由于这个ROM是按半字寻址的,所以CPU访问这个ROM时应该进行地址转换。

?技术分享图片

? ?

技术分享图片

S3C2440内存控制器详解

原文:https://www.cnblogs.com/lilto/p/11878276.html

(0)
(0)
   
举报
评论 一句话评论(0
关于我们 - 联系我们 - 留言反馈 - 联系我们:wmxa8@hotmail.com
© 2014 bubuko.com 版权所有
打开技术之扣,分享程序人生!