首页 > 其他 > 详细

HDLbits——Lfsr32

时间:2021-09-07 06:20:18      阅读:50      评论:0      收藏:0      [点我收藏+]

//Build a 32-bit Galois LFSR with taps at bit positions 32, 22, 2, and 1.
草图
技术分享图片
verilog描述


module top_module(
    input clk,
    input reset,    // Active-high synchronous reset to 32‘h1
    output reg [31:0] q
); 

always @(posedge clk) begin
    if(reset)begin
        q <= 32‘h1;
    end 
    else begin
        q <= {1‘b0^q[0],q[31:23],q[22]^q[0],q[21:3],q[2]^q[0],q[1]^q[0]};
    end   
end
endmodule

vivado下的RTL原理图:
技术分享图片
quartus下的RTL原理图:采用大量选择器
技术分享图片

HDLbits——Lfsr32

原文:https://www.cnblogs.com/waqdgstd/p/15232528.html

(0)
(0)
   
举报
评论 一句话评论(0
关于我们 - 联系我们 - 留言反馈 - 联系我们:wmxa8@hotmail.com
© 2014 bubuko.com 版权所有
打开技术之扣,分享程序人生!