首页 > 其他 > 详细

Makefile中进行宏定义

时间:2015-02-06 20:24:09      阅读:397      评论:0      收藏:0      [点我收藏+]

实际上是gcc命令支持-D宏定义,相当于C中的全局#define:

gcc -D name
gcc -D name=definition
Makefile中可以定义变量(和宏很像),但是是给make解释器用的,对所编译的文件完全没有作用。
 
关键词: Make宏定义 Make传递宏定义 Makefile中添加宏定义 Makefile -D

在Makefile中我们可以通过宏定义来控制源程序的编译。只要在Makefile中的CFLAGS中通过选项-D来指定你于定义的宏即可。

如:
CFLAGS += -D _YUQIANG
在编译的时候加上此选项就可以了: $(CC) $(CFLAGS) $^ -o $@ 

下面是我写的一个测试文件:

 

例如:

Makefile文件内容为:

CC = gcc
RM = rm

CFLAGS += -D _YUQIANG

TARGETS := myapp

all:$(TARGETS)

$(TARGETS):main.c
$(CC) $(CFLAGS) $^ -o $@

clean:
-$(RM) -f *.o
-$(RM) -f $(TARGETS)

 

main.c文件的内容为:
#include <stdio.h>

int main()
{

#ifdef _YUQIANG
printf("Hello Yu Qiang, How are you?\n");
#else
printf("Sorry to lost you. \n");
#endif

return 0;
}


在端口中输入    make clean all
然后输入           ./myapp

结果                  
Hello Yu Qiang, How are you?

Makefile中进行宏定义

原文:http://www.cnblogs.com/jiangzhaowei/p/4277876.html

(0)
(0)
   
举报
评论 一句话评论(0
关于我们 - 联系我们 - 留言反馈 - 联系我们:wmxa8@hotmail.com
© 2014 bubuko.com 版权所有
打开技术之扣,分享程序人生!